

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、時至今日,距Turbo碼提出已近20多年的時間,Turbo碼在信道編碼領域取得了不可替代的地位。在5G即將到來的今時今日,Turbo碼具有繼往開來的重要作用,為實現(xiàn)4G到5G的平穩(wěn)轉變具有重大的意義。本文以FPGA為設計對象,研究一種新型的基于純整數(shù)運算下的分塊并行Turbo譯碼器,在時代背景下謀求創(chuàng)新,迎合發(fā)展。
首先,本文分別對Turbo碼編譯碼端結構原理做了講解,然后分析了幾種經(jīng)典的對數(shù)域簡化MAP譯碼算法,對其性能進行
2、了軟件仿真對比,結果表明線性Log-Map算法在譯碼性能優(yōu)良的情況下更易硬件實現(xiàn);接著,本文研究了純整數(shù)運算線性Log-Map譯碼算法,并與浮點數(shù)Log-Map算法與MAP算法進行了對比分析,仿真結果表明其BER性能與浮點數(shù)MAP算法相當,是一種譯碼性能優(yōu)良且可直接用于硬件處理的實用算法;鑒于串行迭代譯碼延遲大的缺點,本文分別分析了滑窗譯算以及兩種不同初值處理方式的分塊并行譯碼結構,并將其與純整數(shù)譯碼算法相融合,軟件仿真確定了基于純整數(shù)
3、運算下的分塊滑窗算法的參數(shù)設置,為后文FPGA端的設計做好了理論基礎。
在前文研究的基礎上,以Altera公司的QuartusⅡ為設計環(huán)境,采用Verilog HDL編程語言對Turbo編譯碼器進行FPGA設計,充分利用流水線結構和并行化結構來優(yōu)化設計時序。首先根據(jù)編碼端的構造分模塊設計,對每一個模塊都進行了功能驗證,給出了設計結果;隨后針對純整數(shù)分塊并行譯碼算法在FPGA上進行了詳細的設計,給出了每一模塊的設計方案以及時序仿
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 純整數(shù)LOG-MAP Turbo編譯碼器FPGA實現(xiàn).pdf
- 基于HSPA的并行Turbo編譯碼器設計.pdf
- 基于FPGA的Turbo碼編譯碼器設計.pdf
- 分塊歸零處理TURBO編譯碼器FPGA設計與實現(xiàn).pdf
- 一種新型并行Turbo編譯碼器的FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf
- LTE系統(tǒng)Turbo編譯碼器的設計與FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- 卷積Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf
- Turbo碼編譯碼器的研究與FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設計與實現(xiàn).pdf
- 基于FPGA的高速并行Turbo碼譯碼器的研究與設計.pdf
- 高速并行Turbo譯碼器的設計與實現(xiàn).pdf
- Turbo碼譯碼器設計及其FPGA實現(xiàn).pdf
- Turbo碼編譯碼器的研究與實現(xiàn).pdf
- Turbo碼編譯碼器的研究及DSP實現(xiàn).pdf
- LTE系統(tǒng)中Turbo譯碼器并行實現(xiàn).pdf
評論
0/150
提交評論