基于FPGA的水聲基陣信號采集與傳輸技術.pdf_第1頁
已閱讀1頁,還剩68頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本設計是基于FPGA的水聲基陣信號采集與傳輸系統(tǒng),系統(tǒng)的主要功能是實現(xiàn)信號的同步采集,數(shù)據(jù)的傳輸和處理。本設計主要包括硬件電路設計和系統(tǒng)軟件設計兩大部分。
  1、信號調理電路設計主要包括前置放大電路設計、濾波電路設計和差分電路設計三部分。其中,前置放大電路對信號進行放大以滿足系統(tǒng)的增益指標要求,同時能夠提高小信號的信號檢測能力。濾波電路部分由高通濾波電路和低通濾波電路兩部分組成。
  2、數(shù)據(jù)采集電路設計部分包括 FPGA

2、模塊電路設計、電源模塊設計和網(wǎng)絡功能模塊設計。FPGA模塊電路設計包括數(shù)字隔離模塊電路設計和A/D轉換模塊電路設計。數(shù)字隔離模塊電路將數(shù)字板與模擬板進行隔離,這樣可以降低干擾。A/D轉換模塊電路部分對 ADS1274工作模式和數(shù)據(jù)輸出模式進行設計。網(wǎng)絡功能模塊電路設計主要包括DM9000A電路設計和NIOS II軟核硬件平臺構建。網(wǎng)絡芯片DM9000A功耗比較低,滿足系統(tǒng)低功耗的要求。
  3、系統(tǒng)軟件設計主要包括FPGA程序設計

3、、NIOS II軟核程序設計、基于UDP協(xié)議的數(shù)據(jù)傳輸程序設計三部分。FPGA程序設計包括數(shù)據(jù)采集程序設計和乒乓緩存程序設計。其中,數(shù)據(jù)采集程序實現(xiàn)了ADS1274的四個通道同步采集數(shù)據(jù)的功能,乒乓緩存程序對數(shù)據(jù)包進行緩存。NIOS II軟核程序設計包括DM9000A的程序設計和基于UDP協(xié)議的數(shù)據(jù)傳輸程序設計。
  4、最后對信號調理電路的性能進行了測試,同時對軟件部分數(shù)據(jù)傳輸功能進行調試,達到了要求的指標。
  通過測試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論