

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路工藝復(fù)雜度和設(shè)計(jì)復(fù)雜度的提高,集成電路的測試變得越來越困難,可測試性設(shè)計(jì)已經(jīng)成為解決芯片測試問題的主要手段.基于IP(Intellectual Property)核復(fù)用的片上系統(tǒng)(Soc)芯片使得測試問題變得更加突出,也對集成電路可測性設(shè)計(jì)方法和相關(guān)的設(shè)計(jì)流程提出了新的要求.本文首先簡要闡述了集成電路各種常用的測試方法、故障機(jī)理和故障模型、與可測性設(shè)計(jì)相關(guān)的標(biāo)準(zhǔn)等內(nèi)容,然后概述了常用的可測性設(shè)計(jì)技術(shù),如掃描可測性設(shè)計(jì),內(nèi)建自
2、測試,邊界掃描等.接下來結(jié)合OR1200芯片的具體電路結(jié)構(gòu),分析各種可測性設(shè)計(jì)方法的優(yōu)缺點(diǎn),著重研究了實(shí)現(xiàn)OR1200芯片可測性設(shè)計(jì)的方案.此外還采用測試向量生成的方法來檢驗(yàn)可測性設(shè)計(jì)的有效性,結(jié)果表明經(jīng)過可測性設(shè)計(jì),采用可測試性設(shè)計(jì)能很好地達(dá)到OR1200芯片測試的要求.CMOS器件進(jìn)入超深亞微米階段,集成電路繼續(xù)向高集成度、高速度、低功耗發(fā)展,使得集成電路在測試和可測試性設(shè)計(jì)上都面臨新的挑戰(zhàn).本文分析了測試和可測試性設(shè)計(jì)面臨的困境;
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- HDTV信道接收芯片的可測試性設(shè)計(jì).pdf
- 基于可制造性設(shè)計(jì)研究及測試芯片設(shè)計(jì).pdf
- Garfield芯片的可測性設(shè)計(jì)及測試生成.pdf
- 基于JTAG的基帶芯片可測試性結(jié)構(gòu)的設(shè)計(jì).pdf
- 系統(tǒng)級芯片的測試與可測性設(shè)計(jì)研究.pdf
- SoC芯片可測性設(shè)計(jì)技術(shù)研究.pdf
- 系統(tǒng)級芯片可測試性設(shè)計(jì)與優(yōu)化關(guān)鍵技術(shù)研究.pdf
- 數(shù)字信號處理系統(tǒng)芯片的可測試性設(shè)計(jì)技術(shù)研究.pdf
- 數(shù)?;旌闲盘栃酒臏y試與可測性設(shè)計(jì)研究.pdf
- 集成芯片的可測性設(shè)計(jì)研究.pdf
- DSP芯片的可測性設(shè)計(jì)研究.pdf
- 視頻后處理芯片中核心算法的硬件實(shí)現(xiàn)及芯片的可測試性設(shè)計(jì).pdf
- 標(biāo)記ASIC芯片的可測性設(shè)計(jì)及物理設(shè)計(jì).pdf
- TCAM的可測試性設(shè)計(jì).pdf
- SOC中的可測性設(shè)計(jì)技術(shù).pdf
- 監(jiān)控芯片的可測性電路設(shè)計(jì).pdf
- 基于LCD控制器的圖像處理芯片及其可測試性設(shè)計(jì).pdf
- GPS基帶芯片的可測性設(shè)計(jì)和后端設(shè)計(jì).pdf
- GPS基帶芯片的可測性設(shè)計(jì)研究.pdf
- 可測試性設(shè)計(jì)技術(shù)及應(yīng)用研究.pdf
評論
0/150
提交評論