

已閱讀1頁,還剩69頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本論文主要以深亞微米工藝條件下模擬電路和混合信號電路,以及存儲器芯片電路的版圖設(shè)計(jì)為主線,來研究深亞微米下的版圖設(shè)計(jì)的一些關(guān)鍵技術(shù),如匹配,防噪聲保護(hù).主要應(yīng)用在模擬數(shù)字轉(zhuǎn)換器及數(shù)字模擬轉(zhuǎn)換器中,使電路功能提升,將內(nèi)存布局芯片面積縮小,及研究混合訊號版圖技巧來降低噪聲的干擾?! ”疚囊灿懻摿嗽赟OC設(shè)計(jì)中的幾種RC連線模型,分析了RC連線模型在綜合中的時(shí)序分析,版圖設(shè)計(jì)的提取中以及版圖設(shè)計(jì)的時(shí)序分析中的應(yīng)用。最后本文介紹一種在存儲器芯
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 模擬集成電路版圖合成關(guān)鍵技術(shù)研究.pdf
- 深亞微米SONOS非易失性存儲器的可靠性研究.pdf
- 深亞微米和3d背景cache延遲設(shè)計(jì)與模擬關(guān)鍵技術(shù)
- 基于相變存儲器的混合存儲系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 深亞微米CMOS混合信號電路襯底耦合噪聲模型.pdf
- 高速低功耗先入先出存儲器電路設(shè)計(jì)與版圖實(shí)現(xiàn).pdf
- 高速低功耗先入先出存儲器電路設(shè)計(jì)與版圖實(shí)現(xiàn)
- 阻變存儲器電路設(shè)計(jì).pdf
- 雙極性阻變存儲器外圍關(guān)鍵電路設(shè)計(jì).pdf
- 深亞微米集成電路的失效定位技術(shù).pdf
- 深亞微米集成電路可制造性設(shè)計(jì)研究.pdf
- 深亞微米工藝條件下標(biāo)準(zhǔn)單元和存儲器邏輯參數(shù)提取及建模技術(shù)研究.pdf
- 深亞微米集成電路的低功耗設(shè)計(jì).pdf
- 超深亞微米IC后端設(shè)計(jì)中關(guān)鍵技術(shù)研究.pdf
- 深亞微米工藝集成電路串?dāng)_控制技術(shù)的研究和優(yōu)化設(shè)計(jì).pdf
- 飛控固態(tài)存儲器的設(shè)計(jì)及關(guān)鍵技術(shù)研究.pdf
- 阻變存儲器外圍電路設(shè)計(jì).pdf
- 傳感器SoC關(guān)鍵模擬電路及其版圖設(shè)計(jì)與驗(yàn)證.pdf
- 阻變存儲器特性研究及讀寫電路設(shè)計(jì).pdf
- 亞微米、深亞微米CMOS集成電路靜電保護(hù)結(jié)構(gòu)設(shè)計(jì)研究.pdf
評論
0/150
提交評論