AES混合加密算法的研究及其FPGA實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩74頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著近年來(lái)信息技術(shù)的不斷發(fā)展,信息安全技術(shù)在其中的地位也隨之越來(lái)越重要,而信息安全的核心是密碼技術(shù)。在目前眾多的加密算法中,AES加密算法以其安全、性能好、效率高、實(shí)用、靈活而得到廣泛的應(yīng)用。但使用AES進(jìn)行保密通信時(shí),通信雙方需要采取相同的密碼,因此其密鑰的分發(fā)和管理非常復(fù)雜、代價(jià)高昂。本論文在綜合了國(guó)內(nèi)外近年來(lái)在密碼學(xué)算法的研究以及相關(guān)技術(shù)發(fā)展的基礎(chǔ)上,經(jīng)過(guò)系統(tǒng)深入的研究,最終采用了AES加密數(shù)據(jù),RSA加密密鑰的混合加密算法。引入

2、RSA加密密鑰這一方法,在不對(duì)AES加密速度產(chǎn)生很大影響的情況下,有效解決了AES在密鑰管理方面的不足。最終得到的算法用VerilogHDL編寫(xiě)代碼,并下載到Xilinx公司的VirtexⅡ系列xc2v1000器件中,經(jīng)驗(yàn)證功能正確,同時(shí)還進(jìn)行了ASIC的前端設(shè)計(jì)。 本論文主要展開(kāi)了以下幾個(gè)方面的工作:1.對(duì)AES和RSA加密算法進(jìn)行了分析和比較,得出這兩種加密算法之間具有互補(bǔ)性,它們的混合加密具有可行性。 2.根據(jù)AE

3、S和RSA加密算法各自特點(diǎn)——AES速度快,適合加密數(shù)據(jù)量大的信息;RSA密鑰管理方便,適合于加密關(guān)鍵性信息,提出用AES加密數(shù)據(jù)、RSA加密密鑰的混合加密算法。并編寫(xiě)VerilogHDL代碼,選用Xilinx公司的XST軟件進(jìn)行綜合,最后下載至xc2v1000器件中,經(jīng)驗(yàn)證功能正確。 3.將得到的VerilogHDL源文件進(jìn)行AISC的前端實(shí)現(xiàn)。采用臺(tái)積電的0.25umCMOS工藝庫(kù),用DesignCompiler進(jìn)行綜合,P

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論