

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、由于FPGA技術(shù)的不斷發(fā)展和創(chuàng)新,新一代FPGA的發(fā)展趨勢已成為RISC處理器與FPGA的集成、融合與優(yōu)化。近日,Altera公司和英國ARM公司聯(lián)手在FPGA架構(gòu)中集成800MHz ARM Cortex-A9 MPCore,推出Arria V和Cyclone V SoC FPGA。SoC FPGA發(fā)揮了FPGA邏輯控制對大量數(shù)據(jù)進行高速處理的優(yōu)勢和ARM軟件編程靈活的特點,提供了可觀的并行和串行處理能力,實現(xiàn)了兩者功能的互補。在開發(fā)具
2、有復(fù)雜算法和控制邏輯的系統(tǒng)體現(xiàn)了卓越的性能。
首先,本文介紹了SoC FPGA的結(jié)構(gòu)和性能,以及ARROW發(fā)布的Altera SOC開發(fā)板。并在此基礎(chǔ)上詳細(xì)介紹了SoC FPGA的軟硬件開發(fā)環(huán)境Qsys和DS-5以及開發(fā)流程,充分體現(xiàn)了軟硬件協(xié)同設(shè)計的思想。
然后,由 ARM處理器讀取外部存儲器的兩段視頻數(shù)據(jù),用軟件完成 MPEG視頻的解碼。本設(shè)計的解碼采用libmpeg2-0.5.1解碼庫,在DS-5中導(dǎo)入該庫并和
3、設(shè)計文件聯(lián)合編譯,即可在設(shè)計文件中調(diào)用該庫完成解碼。再將解碼后的數(shù)據(jù)通過AXI總線傳輸?shù)脚cFPGA相連的DDR3中以待處理。
最后,FPGA讀取DDR3中的視頻數(shù)據(jù),用Altera提供的視頻圖像處理IP核對視頻、背景及其他圖像做一系列的轉(zhuǎn)換和匹配等工作。首先將視頻轉(zhuǎn)換為Avalon-ST視頻協(xié)議形式,再用 Color Plane Sequencer轉(zhuǎn)換色彩平面樣本通過Avalon-ST接口的傳輸方式。這兩個視頻構(gòu)成圖層1和圖層
最新文檔
- 基于fpga的音樂播放器設(shè)計
- 基于 fpga的音樂播放器設(shè)計
- 基于ZSP的MP3播放器SoC設(shè)計.pdf
- 基于fpga的樂曲自動播放器設(shè)計
- 視頻播放器設(shè)計開題報告
- 視頻播放器畢業(yè)設(shè)計
- directshow視頻播放器
- 課程設(shè)計(論文)基于fpga的音樂播放器設(shè)計
- 基于android平臺的視頻播放器設(shè)計論文
- 基于android的視頻播放器的設(shè)計與實現(xiàn)
- 基于DirectShow技術(shù)的網(wǎng)絡(luò)視頻播放器設(shè)計.pdf
- 基于fpga的mp3音樂播放器設(shè)計
- 基于android平臺的視頻播放器設(shè)計文獻綜述
- android視頻播放器課程設(shè)計
- vc視頻播放器的設(shè)計與實現(xiàn)
- 基于MFC的視頻播放器的設(shè)計與實現(xiàn).pdf
- 利用vc++設(shè)計視頻播放器
- 基于多媒體播放器的視頻播放模塊的設(shè)計與實現(xiàn)
- 基于iPhone平臺的視頻播放器的設(shè)計與實現(xiàn).pdf
- 基于ARM的AVS視頻播放器的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論