

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著現(xiàn)代通信、多媒體以及網(wǎng)絡(luò)技術(shù)的高速發(fā)展,人類獲取信息的需求更為迫切。視頻是人們獲取外界信息的重要途徑之一,但是視頻信息量大,傳輸時需要高帶寬。因此,如何有效的壓縮視頻信息至關(guān)重要。
AVS(Audio Video coding Standard)標(biāo)準(zhǔn)作為新一代的視頻壓縮標(biāo)準(zhǔn),是由中國音視頻編碼標(biāo)準(zhǔn)專家組制定的,AVS具有知識產(chǎn)權(quán)清晰、技術(shù)方案簡潔、性能先進、實現(xiàn)成本低等優(yōu)點,它能夠在有限的帶寬下傳輸較高質(zhì)量的視頻,節(jié)省傳輸
2、費用,具有廣闊的應(yīng)用前景。然而AVS編碼器算法復(fù)雜,用軟件實現(xiàn)難以達到編碼實時性的要求。本文通過研究AVS基本檔次編碼器中幀內(nèi)預(yù)測模塊和環(huán)路濾波模塊的硬件實現(xiàn),對設(shè)計中出現(xiàn)的問題提出了有效的解決方法。本論文主要工作如下:
(1)設(shè)計AVS幀內(nèi)預(yù)測模塊:利用相鄰塊之間最佳預(yù)測模式相關(guān)性以及塊內(nèi)像素變化趨勢的方向性來減少幀內(nèi)預(yù)測候選模式;參考樣本管理模塊用于解決存儲器帶寬限制數(shù)據(jù)吞吐率和影響編碼效率的問題;將設(shè)計的預(yù)測核心單元PE
3、組成預(yù)測單元陣列以簡化參考數(shù)據(jù)選擇機制;通過脈動陣列以及移位代替乘法運算等實現(xiàn)復(fù)雜的Plane模式。
(2)設(shè)計AVS環(huán)路濾波模塊:采用5級流水線結(jié)構(gòu),將復(fù)雜的濾波計算所產(chǎn)生的路徑延時分配到5個時鐘周期上,降低關(guān)鍵路徑的延時;充分利用數(shù)據(jù)相關(guān)性,改進濾波順序,使得濾波數(shù)據(jù)集中處理,減少對濾波子塊的存取次數(shù);為使濾波器能夠處理兩種邊界,設(shè)計暫存/行列轉(zhuǎn)置寄存器組;設(shè)計參數(shù)預(yù)計算模塊,提高濾波效率;將設(shè)計的濾波計算單元做并行處理,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的AVS編碼器中幀內(nèi)預(yù)測和環(huán)路濾波模塊的設(shè)計與實現(xiàn).pdf
- AVS-s視頻編碼器熵編碼和環(huán)路濾波模塊硬件設(shè)計.pdf
- AVS解碼器幀內(nèi)預(yù)測和環(huán)路濾波器硬件設(shè)計與實現(xiàn).pdf
- AVS視頻編碼中幀內(nèi)預(yù)測模塊的硬件實現(xiàn).pdf
- AVS編解碼器整數(shù)變換與環(huán)路濾波模塊設(shè)計與實現(xiàn).pdf
- AVS-s視頻編碼器幀內(nèi)預(yù)測模塊和變換量化模塊硬件設(shè)計.pdf
- h.264編碼器去方塊濾波模塊設(shè)計與實現(xiàn)
- 基于FPGA的AVS解碼器幀內(nèi)預(yù)測和環(huán)路濾波的研究與設(shè)計.pdf
- AVS解碼器幀內(nèi)預(yù)測和去塊濾波的設(shè)計與實現(xiàn).pdf
- AVS編碼器預(yù)測部分FPGA實現(xiàn).pdf
- AVS編碼器關(guān)鍵模塊的硬件實現(xiàn).pdf
- AVS環(huán)路濾波器的硬件設(shè)計與實現(xiàn).pdf
- AVS視頻解碼器中去塊效應(yīng)環(huán)路濾波模塊的硬件設(shè)計.pdf
- h.264與avs多模視頻解碼器中環(huán)路濾波模塊的硬件設(shè)計
- 高清視頻編碼的幀內(nèi)預(yù)測編碼器的架構(gòu)設(shè)計.pdf
- 基于幀內(nèi)預(yù)測的靜態(tài)圖像編碼器FPGA設(shè)計.pdf
- SVAC監(jiān)控視頻編碼器幀間預(yù)測模塊的硬件設(shè)計.pdf
- AVS編碼器中整像素運動估計模塊的設(shè)計.pdf
- AVS編碼器結(jié)構(gòu)并行化設(shè)計與軟件實現(xiàn).pdf
- 基于ESL設(shè)計的AVS解碼器SoC設(shè)計與幀內(nèi)預(yù)測硬件實現(xiàn).pdf
評論
0/150
提交評論