

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、在片上系統(tǒng)(SoC)芯片開發(fā)設計過程中,為保證IP核開發(fā)的成功率,縮短開發(fā)周期,常采用FPGA設計與驗證IP模塊。為檢測流片封裝后SoC功能的正確性,在對SoC做板級測試時,常用FPGA為SoC提供測試激勵,接收測試響應。
本文就“紅外圖像處理 SoC設計與測試”這一課題,主要做了以下工作:采用FPGA設計了該 SoC內(nèi)部的探測器控制信號生成 IP、圖像采集與飽和保護 IP,在FPGA中成功運行,然后將IP核移植到SoC中,完
2、成綜合并成功流片;在SoC開發(fā)過程中,為便于選擇紅外圖像目標場景、觀察圖像處理結果,基于FPGA開發(fā)了紅外圖像VGA實時顯示系統(tǒng),設計了啟動可控的VGA控制器及基于FIFO的顯示緩存結構,實現(xiàn)了640*480@60Hz圖像的穩(wěn)定顯示;在SoC的測試過程中,為便于采用FPGA提供測試激勵、存儲測試響應,基于USB控制器ISP1362開發(fā)了U盤讀寫系統(tǒng),采用分層結構,設計了Nios II主機固件,實現(xiàn)了ISP1362驅動、USB事務、USB
3、控制傳輸、Bulk-Only傳輸、FatFs文件系統(tǒng)移植、文件讀寫等功能;基于U盤讀寫系統(tǒng)測試了SoC的功能,F(xiàn)PGA將U盤中的測試圖像通過中間結果輸入接口提供給SoC,同時接受來自SoC中間結果輸出接口的測試響應。
SoC中的探測器控制信號生成IP、圖像采集與飽和保護IP,采用SMIC0.18um CMOS工藝庫進行綜合,最高時鐘頻率120MHz,面積0.552mm2,功耗14.6553mW,完成物理設計后流片成功。VGA顯
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SOC設計中IP核的測試方法與應用.pdf
- 可復用IP核以及系統(tǒng)芯片SOC的測試結構研究.pdf
- 圖像預處理SoC中IP的設計與驗證.pdf
- LCoS芯片圖像增強IP核的設計研究.pdf
- 嵌入SOC中NOR FLASH IP核測試實現(xiàn)研究.pdf
- SOC中可復用IP核的測試技術與應用.pdf
- 基于IP核的數(shù)?;旌蟂oC測試研究.pdf
- 基于數(shù)字IP核的SOC測試結構研究.pdf
- 基于可復用IP核的SOC測試研究.pdf
- 基于SoC的加密IP核的測試系統(tǒng)設計與實現(xiàn).pdf
- USB設備IP核設計SoC嵌入.pdf
- 圖像中低層處理SoC測試系統(tǒng)設計.pdf
- 系統(tǒng)芯片(SOC)內(nèi)嵌數(shù)字芯核的測試研究.pdf
- SOC系統(tǒng)中可重用IP核SOL的設計和驗證.pdf
- SOC中IP核設計關鍵技術研究與實現(xiàn).pdf
- SoC環(huán)境下IP核的設計與驗證.pdf
- 基于IP核的SoC測試的多目標優(yōu)化及控制結構設計研究.pdf
- 基于SoC的IP軟核設計與驗證.pdf
- 基于AMBA總線SoC的IP核設計與應用.pdf
- 基于51IP核SoC的設計與應用.pdf
評論
0/150
提交評論