數(shù)據(jù)記錄器關鍵技術研究.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在各種飛行器的研制、定型過程中,為了對其飛行過程中的參數(shù)進行實時采集和存儲,提出了基于PLD器件的數(shù)據(jù)記錄器。在調研目前國際國內數(shù)據(jù)記錄器發(fā)展現(xiàn)狀的基礎上,結合工程實際需求,開展了數(shù)據(jù)記錄器的研究和設計工作。
  現(xiàn)代數(shù)據(jù)記錄器的電路設計屬于高速數(shù)字設計范疇,文中對電路設計中的噪聲產生機理進行了詳細的理論分析和研究,提出了多項可行性的降噪措施,同時結合數(shù)據(jù)記錄器在數(shù)據(jù)傳輸過程中高速數(shù)據(jù)緩沖的要求,著重分析了利用FPGA內部資源的F

2、IFO設計技術,并對數(shù)據(jù)緩沖過程中FIFO的無差錯控制進行了研究。針對遙測系統(tǒng)測試臺對通信總線的可靠性要求高、數(shù)據(jù)傳輸速率快、實時性要求高等特點,設計了基于LVDS的環(huán)網(wǎng)總線,同時對多鏈路環(huán)網(wǎng)總線的設計進行了深入探索。
  本文結合任務書要求,在深入研究FLASH結構和參數(shù)的基礎上,通過引入并行技術和流水線技術,實現(xiàn)了FLASH的高效“區(qū)”地址管理方式,同時研究并設計了FLASH的“輪循”編程算法,為數(shù)據(jù)記錄器中數(shù)據(jù)的高速存儲提供

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論