51核SOC應用設計.pdf_第1頁
已閱讀1頁,還剩90頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、片上系統(tǒng)(SOC)芯片是一個復雜的系統(tǒng),為了在規(guī)定時間完成設計,并提高設計的可靠性,只有依賴基于知識產(chǎn)權(IP)復用的SOC設計方法。此外,SOC的設計過程涉及到信號與系統(tǒng)、集成電子學、版圖、半導體工藝和測試驗證等多種理論及應用知識,難度和工作量比較大。因此,有必要對集成電路中通用微控制器核(如 DW8051核)的SOC設計方法進行較深入的研究,掌握其基本設計思路和分析方法,完善設計流程,為基于其他類型微控制器核的SOC應用設計提供參考

2、和借鑒。
  本論文正是針對上述原因,主要研究了集成電路中基于DW8051核的智能IC卡話機SOC應用系統(tǒng)的設計方法和流程,研究的目的在于揭示SOC設計過程中IP復用、移植和設計驗證相關問題。
  論文的研究從SOC的概述引入,介紹了SOC的現(xiàn)狀;其次,結合MCS-51單片機,給出了SYNOPSYS公司的IP核DW8051的外部接口及接口時序和數(shù)據(jù)結構;然后,根據(jù)智能IC卡話機的應用需要,從系統(tǒng)級到寄存器傳輸級(RTL)對D

3、W8051核的外圍電路接口模塊進行詳細規(guī)劃和設計;最后,詳細給出了SOC設計流程中的邏輯綜合技術、靜態(tài)時序分析技術和仿真測試方案,并將其運用到論文的研究工作之中,給出了相關仿真測試結果。
  論文的主要研究結果為:
  1.詳細研究了基于DW8051核的智能IC卡話機SOC應用設計結構。
  2.詳細研究了SOC應用設計流程中的邏輯綜合技術方法。
  3.詳細研究了SOC應用設計流程中的靜態(tài)時序分析方法。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論