基于FPGA的數(shù)字下變頻器的設計.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、現(xiàn)場可編程門陣列(FPGA)是一種由用戶自行配置的高密度專用數(shù)字集成芯片,具有小型化、低功耗、可編程、數(shù)字化和快速方便實用的特點。FPGA的靈活性與高速處理的能力,使其由一種靈活的邏輯設計平臺發(fā)展為重要的信號處理元件,在各種軟件無線電產品中得到了廣泛的應用。
  本文設計和實現(xiàn)了基于FPGA的可編程數(shù)字下變頻器(DDC),用于寬帶數(shù)字中頻軟件無線電接收機中,完成數(shù)字下變頻、數(shù)據抽取等功能。采用自頂向下的模塊化設計方法,將整個下變頻

2、器劃分為基本單元,實現(xiàn)這些功能模塊并組成模塊庫。在具體應用時,優(yōu)化配置各個模塊來滿足具體無線通信系統(tǒng)性能的要求。
  首先本文從軟件無線電的理論基礎入手,介紹軟件無線電的結構形式,數(shù)字下變頻器在接收機中的位置和作用,基本理論知識:帶通采樣定理,數(shù)字信號正交變換理論,多速率信號處理理論。
  其次介紹數(shù)字下變頻器的設計方案并進行實現(xiàn)和仿真。數(shù)字下變頻器采用基于數(shù)字正交混頻的下變頻結構,本地振蕩器生成兩路正交的正余弦信號,將他們

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論